Les processeurs Intel 'Tiger Lake-U' pourraient prendre en charge la mémoire LPDDR5

Intel's Core 'Tiger Lake' microarchitecture could be a point of transition between DDR4 and DDR5 for the company. Prototypes of devices based on the ultra-compact 'Tiger Lake-Y' SoC were earlier shown featuring LPDDR4X memory, although a new device, possibly a prototyping platform, in the regulatory queue with the Eurasian Economic Commission describes itself as featuring a 'Tiger Lake-U' chip meant for thin and light notebooks and convertibles. This device features newer LPDDR5 memory, according to its regulatory filing.

Le LPDDR5 succède au LPDDR4X en tant que prochain standard de mémoire basse consommation de l'industrie, offrant des débits de données allant jusqu'à 6400 MT / s (contre jusqu'à 4266 MT / s de LPDDR4X), et consomme jusqu'à 30% d'énergie en moins. Ce prototype à la CEE utilisera certainement des puces de mémoire LPDDR5 inédites, car les majors DRAM Samsung et SK Hynix prévoient de ne livrer leurs solutions de mémoire DDR5 que d'ici la fin de cette année, bien que la production de masse des puces ait déjà commencé chez Samsung, dans les facteurs de forme PoP. Successeur du Core 'Ice Lake de 10e génération,' 'Tiger Lake' 'sera la deuxième microarchitecture de processeur d'Intel conçue pour son nœud de fabrication de silicium de 10 nm. Sources: KOMACHI_Ensaka (Twitter), Eurasian Economic Commission, Tom's Hardware